Personal Information

ygsim

  • Ph.D. 
  • Tel.: +82-42-821-6295
  • E-mail: sychoi.cas@gmail.com

Educational Background

  • Chungnam National University : Electronics Engineering Ph.D. (2018.3~2024.2)
  • Chungnam National University : Electronics Engineering B.S. (2014.3~2018.2)

Interests

  • VLSI for Error Correction Codes
  • VLSI for Cryptography
  • FPGA Reverse Engineering
  • FPGA Platform

Journal Papers

  • Soyeon Choi, and Hoyoung Yoo, “Approaches to Extend FPGA Reverse-Engineering Technology from ISE to Vivado,”  Electronics, vol. 13, no. 6, pp. 1-16, Mar. 2024.
  • Soyeon Choi, Yerin Shin, Kiho Lim, Hoyoung Yoo, “Efficient Partially-Parallel NTT Processor for Lattice-based Post-Quantum Cryptography”, Journal of Semiconductor Technology and Science, vol. 22, no. 6, pp. 459-474, Dec., 2022.
  • Nari Im, Soyeon Choi, and Hoyoung Yoo,”S-box Attack using FPGA Reverse Engineering for Lightweight Cryptography,”IEEE Internet of Things Journal, vol. 9, no. 24, pp. 25165-25180, Dec. 2022.
  • Soyeon Choi, Youngjoo Lee, and Hoyoung Yoo “Recent Successive Cancellatin Decoding Methods for Polar Codes “, Journal of Semiconductor Engineering, vol.1, pp. 74-80, Sep., 2020
  • Soyeon Choi, and Hoyoung Yoo, “Fast Logic Function Extraction of LUT from Bitstream in Xilinx FPGA”, Electronics, vol.9, no.7, pp. 1-11, Jul., 2020
  • 최소연, 유호영, “연속 제거 복호기반의 최신 극 부호 복호기법 비교,” 전기전자학회논문지, 24, 2, Jun. 2020, pp. 550-558.
  • Soyeon Choi, Jiwoon Park and Hoyoung Yoo,”Reverse Engineering for Xilinx FPGA Chips using ISE Design Tools,” Journal of Integrated Circutis and Systems , vol.6, no.1, Jan., 2020.
  • Hwasoo Shin, Soyeon Choi, Jiwoon Park, Byeong Young Kong and Hoyoung Yoo, “Area-Efficient Error Detection Structure for Linear Feedback Shift Registers,” Electronics , vol. 9, no. 1, Jan., 2020.
  • 신예린, 최소연, 유호영, “긴 극 부호를 위한 저 면적 부분 병렬 극 부호 부호기 설계,” 전기전자학회논문지, 23, 4, pp. 1288-1294, Dec. 2019.
  • Soyeon Choiand Hoyoung Yoo, “Area-efficient early termination technique for belief-propagation polar decoders,” Electronics , vol.8, no.9, pp.1-11, Sep., 2019.
  • Soyeon Choiand Hoyoung Yoo, “Area-Efficient Early Termination for Belief Propagation Decoders of Polar codes,” IEIE Transactions on Smart Processing and Computing , vol. 8, no. 3, pp. 236-243, Jun., 2019.
  • 최소연, 유호영, “단일 비트 이하 오류 정정을 위한 극 부호용 선 처리 복호기법,” 전기전자학회논문지, 22, 4, pp. 1168-1174, Dec. 2018.

Conference Papers

  • Soyeon Choi, Yunjin Noh, Dohun Kim, and Hoyoung Yoo, “Analysis of the Extensibility of FPGA Reverse Engineering,” International Conference on Electronics, Information, and Communication (ICEIC 2024), Taiwan, 2024, pp. 1207-1209.
  • 최소연, 유호영, “연결정보의 높은 복원율을 위한 Path-table 기반의 FPGA 역공학,” 2023년 대한전자공학회 학술심포지움, Dec. 2023, pp. 36-37.
  • 신건, 양희훈, 최소연, 유호영, “FPGA 기반 노외중성자속 감시계통 개발,” 2023년 대한전자공학회 학술심포지움, Dec. 2023. p30-31.
  • 김도훈, 노윤진, 이동훈, 최소연, 김기영, 유호영, “FPGA를 이용한 고속 신호 수신 플랫폼 구현,” 2023년 대한전자공학회 학술심포지움, Dec. 2023, pp56-57.
  • 최소연, 이동훈, 유호영, “클럭 영역 병렬화를 통한 고속의 FPGA 역공학,” 대한전자공학회 2023년도 하계종합학술대회, Jun. 2023.
  • 최소연, 신성균, 이은채, 유호영, “Xilinx FPGA 용 BRAM 데이터 복원 기법,”  30 한국반도체학술대회, Feb. 2023.
  • 양희훈, 박지호, 이상원, 최소연, 유호영, “FPGA 기반 딜레이 가변 링 오실레이터 TRNG 구조,”  30 한국반도체학술대회, Feb. 2023
  • 이은채, 최소연, 신성균, 유호영, “FPGA 역공학을 위한 데이터플로우 그래프 기반의 매핑테이블 생성,”  30 한국반도체학술대회, Feb. 2023.
  • 신성균, 최소연, 이은채, 유호영, “Xilinx Spartan-3 계열용 범용 역공학 도구,”  30 한국반도체학술대회, Feb. 2023.
  • Eunchae Lee, Soyeon Choi, Jiho Park, Sungkyun Shin, and Hoyoung Yoo, “Parctical Analysis of Xilinx FPGAs Bitstream Encryption,” International Conference on Electronics, Information, and Communication (ICEIC 2023), Singapore, Singapore, 2023, pp. 594-595.
  • Sangwon Lee, Jiho Park, Jungho Kim, Yongtaek Hwang, Soyoen Choi, and Hoyoung Yoo, “Quantitative Analysis of Various 2D CNN Structures Based on Dataflow,” International Conference on Electronics, Information, and Communication (ICEIC 2023), Singapore, Singapore, 2023.
  • 최소연, 김기영, 권은상, 유호영 “RF SoC FPGA 기반의 고속 신호 수신기 구현,” 2022 대한전자공학회 학술심포지움, Dec. 2022, pp. 40-41.
  • Sungkyun Shin, Soyeon Choi, Eunchae Lee, Songyeon Lee, and Hoyoung Yoo,”Implementation of Aurora Interface using SFP+ Transceiver,” The 19th International SoC Conference (ISOCC 2022), Gangneung, Korea, Oct., 2022, pp.350-351.
  • 최소연, 김민수, 황지우, 유호영, “격자 기반 암호를 위한 파이프라인 방식의 NTT 하드웨어 구조,” 2022 대한전자공학회 하계학술대회, Jun., 2022, pp. 1564-1566.
  • 김민수, 황지우, 최소연, 임지환, 신성균, 유호영, “실시간 저면적 BDS B1C 수신기 FPGA구현,” 2022 대한전자공학회 하계학술대회, Jun., 2022, pp. 1552-1555.
  • 최소연, 임나리, 유호영, “Vivado를 이용한 XDL 파일 생성 도구,”  29 한국반도체학술대회, Jan. 2022.
  • 신예린, 최소연, 유호영, “모든 유사-FFT 알고리즘을 위한 최적의 데이터 재배열 회로 설계법,”  29 한국반도체학술대회, Jan. 2022.
  • 임나리, 최소연, 유호영, “FPGA 역공학을 활용한 특정 패턴 LUT 검출 방법,”  29 한국반도체학술대회, Jan. 2022.
  • 최소연, 유호영, “매핑 규칙 분석 기반의 LUT 매핑 테이블 생성 기법,” 2021 대한전자공학회 학술 심포지움, Dec., 2021, pp. 36-37.
  • 임나리, 최소연, 유호영, “FPGA 역공학을 활용한 S-box 기반의 DES 공격법 구현,” 2021 대한전자공학회 추계학술대회, Nov., 2021, pp.1041-1043.
  • Soyeon Choi, Nari Im, and Hoyoung Yoo, “FPGA Design Duplication based on the Bitstream Extraction,” The 18th International SoC Conference (ISOCC 2021), Jeju, Koream, Oct., 2021, pp.373-374.
  • 임나리, 최소연, 유호영, “경량 블록 표준 암호화 기술의 하드웨어 구현,” 2021 대한전자공학회 하계학술대회, Jun. 2021.
  • Soyoen Choi, Yerin Shin, and Hoyoung Yoo, “Analysis of Ring-Oscillator-based True Random Number Generator on FPGAs,” IEEE International conference on Electronics, Informations, and Communication (ICEIC 2021), Jeju, Korea, Feb., 2021, pp.372-374.
  • 최소연, 유호영, “FPGA에 구현한 링 오실레이터 기반의 실 난수 발생기의 구조 분석,” 28 한국반도체학술대회, Jan. 2021.
  • Hyeonkyu Kim, Soyoen Choi, Yeonshin Joo, Woocheol Shin, and Hoyoung Yoo, “Low-cost Hierarchical Monitoring System for Solar Photovoltaic Systems,” The Fifth International Conference On Consumer Electronics (ICCE-Asia 2020), Busan, Korea, Nov., 2020, pp.219-222.
  • Soyoen Choi, Jieun Yeo, and Hoyoung Yoo, “Extraction of ROM Data from Bitsteram in Xilinx FPGA,” The 17th International SoC Conference (ISOCC 2020), Yeosu, Korea, Oct., 2020, pp. 97-98.
  • 여지은, 최소연, 박지운, 유호영, “Round 함수 병렬화에 따른 SHA-512 하드웨어 구현 분석,” 2020 대한전자공학회 하계학술대회, Aug. 2020, pp.665-667.
  • 이성은, 최소연, 신예린, 유호영, “SBM과 KOA 구현 방식에 따른 GF(2^m) 곱셈기 하드웨어 성능 분석,” 2020 대한전자공학회 하계학술대회, Aug. 2020, pp.668-671.
  • Soyoen Choi, Jiwoon Park and Hoyoung Yoo, “Area-Efficient Fault Tolerant Design for Finite State Machines,”IEEE International conference on Electronics, Informations, and Communication (ICEIC 2020), Barcelona, Spain, Jan., 2020, pp.170-171.
  • 최소연, 박지운, 신예린, 신화수, 김현규, 유호영, “상태 중요도에 따른 선택적 결함 감내 유한 상태 기계,” 정보 제어학술대회, Oct. 2019, pp.256-257.
  • 신예린, 최소연, 유호영, “비트 차원의 치환을 기반으로 한 극 부호 부분 병렬 부호기,” 정보 제어학술대회, Oct. 2019, pp.258-259.
  • 신화수, 최소연, 신예린, 유호영, “신소자 집적/검증을 위한 I2C 컨트롤러,” 정보 제어학술대회, Oct. 2019, pp.260-261.
  • 박지운, 최소연, 신예린, 유호영, “유한 상태 기계 용 다중 오류 감내 시스템,” 전자공학회 하계학술대회, May. 2019, pp.118-119.
  • 최소연, 박지운, 신화수, 유호영, “FPGA 역 공학 도구 분석,” 전자공학회 하계학술대회, May. 2019, pp.48-49.
  • 신화수, 최소연, 김현규, 류도현, 유호영, “오류 검출 선형 되먹임 시프트 레지스터,” 2019 SoC 학술대회, May. 2019.
  • 박지운, 최소연, 김현규, 류도현, 유호영, “유한 상태 기계를 위한 결함 감내 시스템 분석,” 2019 SoC 학술대회, May. 2019.
  • 신예린, 박지운, 최소연, 김현규, 류도현, 유호영, “유한 상태 기계 용 고장 허용 시스템 비교,” 2019 SoC 학술대회, May. 2019.
  • Hyeonkyu Kim, Soyoen Choi, and Hoyoung Yoo, “On-demand Syndrome Calculation for BCH decoding,” IEEE International conference on Electronics, Informations, and Communication (ICEIC 2019), Auckland, Newzealand, Jan., 2019, pp.923-925.
  • Soyeon Choiand Hoyoung Yoo, “Hybrid Decoding for Polar Codes,” The 15th International SoC Conference (ISOCC 2018), Daegu, Korea, Sep. 2018, pp.121-122.
  • 최소연, 이영주, 유호영, “BCH 부호를 위한 저전력 에너지 키-방정식 풀이 알고리즘,” 대한전자공학회 SoC 학술대회, 수원, 2018.
  • So Yeon Choi, Han Seung Jang, and Bang Chul Jung, “Orthogonal Frequency Hopping Multiple Access for Massive IoT Networks,” In Proc. KICS Winter Conf., Jeongseon, Jan. 2018.
  • So Yeon Choi, Han Seung Jang, and Bang Chul Jung, “A Grant-Free Multiple Access Technique based on Frequency Hopping with Polar Codes for Cellular IoT Systems,” In Proc. KICS Fall Conf., Daegu, Nov. 2017, pp. 205-206.

Patents

  • 유호영, 최소연, “Belief Propagation decoder and method for early terminationusing the same,” Korea 10-2019-0129713

Awards

  • 우수논문상, “연결정보의 높은 복원율을 위한 Path-table 기반의 FPGA 역공학,” 2023 대한전자공학회 학술심포지움, 2023.
  • 우수논문상, “FPGA 기반 노외중성자속 감시계통 개발,” 2023 대한전자공학회 학술심포지움, 2023.
  • 현장우수포스터상, “FPGA 기반 딜레이 가변 링 오실레이터 TRNG 구조”, 제 30회 반도체학술대회, 2023.
  • IEEE 우수논문상, “RF SoC FPGA 기반의 고속 신호 수신기 구현”, 2022 대한전자공학회 학술심포지움, 2022.
  • Best Poster Award, “Implementation of Aurora Interface using SFP+ Transceiver”, IEEE ISOCC 2022, 2022.
  • 표창장 (올해의 공대인상), 충남대학교 공과대학, 2021.
  • Best Paper Award, “매핑 규칙 분석 기반의 LUT 매핑 테이블 생성 기법,” 2021 대한전자공학회 학술심포지움, 2021.
  • Best Paper Award Silver Prize, “Low-cost Hierarchical Monitoring System for Solar Photovoltaic Systems,” IEEE/IEIE ICCE-Asia 2020, 2020.
  • Best Paper Award (Cadence Award), “Extraction of ROM Data from Bitsteram in Xilinx FPGA,” IEEE ISOCC 2020, 2020.
  • 우수발표논문상, “유한 상태 기계 용 고장 허용 시스템 비교”, 2019 SoC 학술대회 , 2019.
  • Award Certificate(best paper), Chungnam National University Graduate School, 2019
  • Best Paper Award (Samsung Electro Mechanics Award), “Hybrid Decoding for Polar Codes,” IEEE ISOCC 2018, 2018.
  • Excellence Award, “Orthogonal Frequency Hopping Multiple Access for Massive IoT Networks,” KICS Winter Conf., 2018.
  • The grand prize, “A Grant-Free Multiple Access Technique based on Frequency Hopping with Polar Codes for Cellular IoT Systems,” KICS Fall Conf., 2017.